XC7A12T-2CPG238C ઓછી-પાવર એપ્લિકેશન્સ માટે ઑપ્ટિમાઇઝ કરવામાં આવ્યું છે જેને સીરીયલ ટ્રાન્સસીવર્સ, ઉચ્ચ DSP અને લોજિક થ્રુપુટની જરૂર હોય છે. ઉચ્ચ થ્રુપુટ અને ખર્ચ સંવેદનશીલ એપ્લિકેશનો માટે સૌથી ઓછી કુલ સામગ્રી ખર્ચ પ્રદાન કરો.
XC7A12T-2CPG238C ઓછી-પાવર એપ્લિકેશન્સ માટે ઑપ્ટિમાઇઝ કરવામાં આવ્યું છે જેને સીરીયલ ટ્રાન્સસીવર્સ, ઉચ્ચ DSP અને લોજિક થ્રુપુટની જરૂર હોય છે. ઉચ્ચ થ્રુપુટ અને ખર્ચ સંવેદનશીલ એપ્લિકેશનો માટે સૌથી ઓછી કુલ સામગ્રી ખર્ચ પ્રદાન કરો.
કાર્યાત્મક લક્ષણો
સાચી 6-ઇનપુટ લુકઅપ ટેબલ ટેક્નોલોજી પર આધારિત અદ્યતન ઉચ્ચ-પ્રદર્શન FPGA તર્ક, વિતરિત મેમરી તરીકે રૂપરેખાંકિત કરી શકાય છે.
ઓન-ચિપ ડેટા બફરિંગ માટે બિલ્ટ-ઇન FIFO લોજિક સાથે 36 Kb ડ્યુઅલ પોર્ટ બ્લોક રેમ.
ઉચ્ચ પ્રદર્શન SelectIO™ ટેકનોલોજી, 1866 Mb/s સુધીના DDR3 ઇન્ટરફેસને સપોર્ટ કરતી.
હાઇ સ્પીડ સીરીયલ કનેક્શન, બિલ્ટ-ઇન ગીગાબીટ ટ્રાન્સસીવર, 600 Mb/s થી 6.6 Gb/s અને પછી 28.05 Gb/s સુધીની ઝડપ સાથે, ચિપ થી ચિપ ઇન્ટરફેસ માટે ઑપ્ટિમાઇઝ કરેલ વિશેષ લો-પાવર મોડ પ્રદાન કરે છે.
યુઝર કન્ફિગરેબલ એનાલોગ ઈન્ટરફેસ ડ્યુઅલ ચેનલ 12 બીટ 1MSPS એનાલોગ-ટુ-ડિજિટલ કન્વર્ટર અને ઓન-ચીપ થર્મલ અને પાવર સેન્સર્સને એકીકૃત કરે છે.
ડિજિટલ સિગ્નલ પ્રોસેસર ચિપ, 25 x 18 મલ્ટિપ્લાયર્સ, 48 બીટ એક્યુમ્યુલેટર અને ઉચ્ચ-પ્રદર્શન ફિલ્ટરિંગ માટે પ્રી લેડર ડાયાગ્રામ, જેમાં ઑપ્ટિમાઇઝ સપ્રમાણ ગુણાંક ફિલ્ટરિંગનો સમાવેશ થાય છે.
એક શક્તિશાળી ક્લોક મેનેજમેન્ટ ચિપ જે ફેઝ-લોક્ડ લૂપ્સ અને હાઇબ્રિડ મોડ ક્લોક મેનેજમેન્ટ મોડ્યુલને સંયોજિત કરે છે, જે ઉચ્ચ ચોકસાઇ અને ઓછી જિટર હાંસલ કરવામાં સક્ષમ છે.
PCIe સંકલિત બ્લોક, x8 Gen3 એન્ડપોઇન્ટ અને રૂટ પોર્ટ ડિઝાઇન સુધી યોગ્ય.
કોમોડિટી સ્ટોરેજ માટે સપોર્ટ, HRC/SHA-256 પ્રમાણીકરણ સાથે 256 બીટ AES એન્ક્રિપ્શન અને બિલ્ટ-ઇન SEU શોધ અને સુધારણા સહિત બહુવિધ રૂપરેખાંકન વિકલ્પો